一、选择题(每空2分,总计30分)
1、与二进制数111011011相应的十进制数是()。 A.473B.474C.475D.476 2、图示场效应管门电路为()。
A.“或非”门 B.“非”门 C.“与非”门 D.三态门
3、一个四位二进制减法计数器的起始值为1101,经过4个时钟作用之后的值为()。 A、1100B、0100C、1001D、0101
4、若在编码器中有32个编码对象,则要求输出二进制代码位数为()位。 A.4B.5C.6D.7
5、在下列触发器中,有约束条件的是()。 A.电平触发的RS触发器B.边沿触发的D触发器 C.电平触发的JK触发器D.边沿触发的T触发器
6、对于RS触发器,若S=Rˊ,则可完成与()触发器相同的逻辑功能。
A.RSB.DC.JKD.Tˊ
7、TTL或非门多余输入端接地处理方法为()。
A.悬空B.接电源C.接10kΩ电位接地D.接地
8、555定时器不可以组成()。
A.单稳态触发器B.JK触发器
C.施密特触发器D.多谐振荡器
9、为实现“线与”逻辑功能,应选用()
A.OC门B.或非门C.与非门
10.寻址容量为4K×4的RAM需要()根地址线。
A.10B.11C.12D.13
11、若译码-驱动器输出为高电平,则数码管应选用()。
A.共阴极显示器B.共阳极显示器
C.共阴共阳都可以D.条件不够,无法确定
12、555集成电路,改变电压控制端(引脚5)的电压可改变()
A.高触发端,低触发端的电平B.555定时电路的高低电平
C.开关放电管的开关电平D.置\"0\"端R的电平
13、10位电阻网络和倒T型网络DAC中电阻的阻值分别有()种。
A.1,1B.10,2C.10,10D.1024,10
14、一个5位二进制加法器,初始状态为00000,经过201个输入脉冲后,计数器的状态为()。
A.00111B.00101C.01000D.01001
15、在下列器件中,不属于组合逻辑电路的是()
A.译码器B.寄存器C.全加器D.优先编码器
二、简答题(每小题10分,总计30分)
(1)给出边沿触发的RS、D触发器的特性方程、特性表、画出相应的状态转换图。
(2)如图2-1所示的由T触发器构成的电路,已知A,B波形如图2-2所示,请在图2-2中画出Q的波形(其中Q的初态为0)。触发器的初始状态为0。
(3)写出图2-3所示电路的逻辑函数Y,并化简为为最简与或式。
三、已知逻辑函数F(A,B,C,D)的真值表,求解下列问题
(1)给出逻辑函数F(A,B,C,D)的最小项标准式和最大项标准式(10分);
(2)求解逻辑函数F(A,B,C,D)的最简与或式并画出其逻辑图(10分);
(3)将(2)所得结果转换为与非—与非式(5分)。
四、设计1位二进制全减器电路。输入为被减数A、减数B和来自低位的借位C;输出为两数之差D和向高位的借位信号V。
(1)求输出函数D、V的逻辑表达式且化简为最简与或式(8分);
(2)应用74HC138及与非门实现,请给出电路图及原理说明,其功能表如表4-1所示。(7分)。
图4-174HC138
五、分析电路,画出电路的状态转换图、检查电路能否自启动,说明电路实现的功能。A为输入信号。(15分)
六、电路的输出函数F与输入A、B、C的关系如图6-1所示。(15分)
(1)写出函数F的最小项表达式;用基本门电路实现(7分);
(2)要求只用1/2片双四选一74LS153数据选择器实现,已知74LS153数据选择器的电路符号如图6-2所示(8分)
七、设计一个7进制的计数器。
(1)用同步十进制计数器74LS160及适当的门电路设计并给出设计原理及电路,74160的电路符号及功能表如图7-1所示(8分);
(2)用D或者JK触发器和门电路设计,判断能否自启动。给出状态转换图,状态方程、驱动方程(12分)。
因篇幅问题不能全部显示,请点此查看更多更全内容